Kontroler USB USB 2.0 Montaż powierzchniowy 480Mbps TQFP
- Nr art. RS:
- 181-8273
- Nr części producenta:
- CY7C68014A-100AXC
- Producent:
- Cypress Semiconductor
Produkt wycofany
- Nr art. RS:
- 181-8273
- Nr części producenta:
- CY7C68014A-100AXC
- Producent:
- Cypress Semiconductor
Certyfikat zgodności USB 2.0 IF Hi-Speed (TID # 40460272)
Jednoukładowy zintegrowany transceiver USB 2.0, inteligentny procesor SIE i ulepszony mikroprocesor 8051
Pasuje do urządzenia FX2, ma formę i funkcje
Zgodność ze standardem pin0
Kompatybilne z kodem obiektowym
Funkcjonalnie zgodna (FX2LP jest superzestawem)
Bardzo niski pobór mocy: ICC nie więcej niż 85 mA w dowolnym trybie
Idealne do zastosowań zasilanych z magistrali i baterii
Oprogramowanie: Kod 8051 działa z:
Wewnętrzna pamięć RAM, która jest pobierana przez port USB
Wewnętrzna pamięć RAM, która jest ładowana z EEPROM
Zewnętrzne urządzenie pamięci (pakiet 128-stykowy)
16 KB pamięci RAM kodu/danych w chipie
Cztery programowalne BUŁKI, PRZERYWANE, oraz
Punkty końcowe SOCHRONOUS
Opcje buforowania: Podwójny, potrójny i poczwórny
Dodatkowe 64-bajtowe programowalne (BUŁK/INTERRUPT)
Punkt końcowy
8- lub 16-bitowy zewnętrzny interfejs danych
Technologia Smart Media Standard ECC generacji
GPIF™ (ogólny interfejs programowalny)
Umożliwia bezpośrednie połączenie z większością interfejsów równoległych
Programowalne deskryptory krzywych i konfiguracja
Rejestruje, aby zdefiniować krzywe
Obsługa wielu gotowych (ODY) wejść i elementów sterowania (CTL)
Wyjścia
Zintegrowany, zgodny ze standardami branżowymi, rozszerzony 8051
Praca procesora 48 MHz, 24 MHz lub 12 MHz.
Cztery zegary na cykl instrukcji
Dwa USARTTY
Trzy liczniki
Rozszerzony system przerwań
Dwie wskaźniki danych
3.3-woltowe działanie z 5-woltowymi wejściami odpornymi na działanie
Przerwania USB w standardzie Vectorsed i przerwania GPIF/FIFO
Osobne bufory danych dla części danych i konfiguracji serwera
Przesyłanie sterowania
Zintegrowany I
Kontroler 2C, pracuje z częstotliwością 100 lub 400 kHz[1]
Cztery zintegrowane tryby FIFO
Zintegrowana logika kleju i niższy koszt systemu FIFO
Automatyczna konwersja do i z 16-bitowych magistrali
Działanie Master lub Slave
Używa zewnętrznego zegara lub asynchronicznych strobooków
Układy scalone Easy interface to ASIC i DSP Dostępne w klasach temperatury handlowej i przemysłowej (wszystkie opakowania oprócz VFBGA)
Cy7C68014A: Idealne do zastosowań zasilanych z akumulatora
Prąd wstrzymujący: 100 listwy (typ)
Cy7C68013A: Idealne do zastosowań bez zasilania bateryjnego
Podwieszanie prądu: 300 kanałów dystrybucji zasilania (standard) Dostępne w pięciu pakietach wolnych od Pb, zawierających do 40 komputerów OI
128-stykowe TQFP (40 GPOI), 100-stykowe TQFP (40 GPOI), 56-stykowe QFN (24 GPOI), 56-stykowe SSOP (24 GPOI) i 56-stykowe VFBGA (24 OI)
Jednoukładowy zintegrowany transceiver USB 2.0, inteligentny procesor SIE i ulepszony mikroprocesor 8051
Pasuje do urządzenia FX2, ma formę i funkcje
Zgodność ze standardem pin0
Kompatybilne z kodem obiektowym
Funkcjonalnie zgodna (FX2LP jest superzestawem)
Bardzo niski pobór mocy: ICC nie więcej niż 85 mA w dowolnym trybie
Idealne do zastosowań zasilanych z magistrali i baterii
Oprogramowanie: Kod 8051 działa z:
Wewnętrzna pamięć RAM, która jest pobierana przez port USB
Wewnętrzna pamięć RAM, która jest ładowana z EEPROM
Zewnętrzne urządzenie pamięci (pakiet 128-stykowy)
16 KB pamięci RAM kodu/danych w chipie
Cztery programowalne BUŁKI, PRZERYWANE, oraz
Punkty końcowe SOCHRONOUS
Opcje buforowania: Podwójny, potrójny i poczwórny
Dodatkowe 64-bajtowe programowalne (BUŁK/INTERRUPT)
Punkt końcowy
8- lub 16-bitowy zewnętrzny interfejs danych
Technologia Smart Media Standard ECC generacji
GPIF™ (ogólny interfejs programowalny)
Umożliwia bezpośrednie połączenie z większością interfejsów równoległych
Programowalne deskryptory krzywych i konfiguracja
Rejestruje, aby zdefiniować krzywe
Obsługa wielu gotowych (ODY) wejść i elementów sterowania (CTL)
Wyjścia
Zintegrowany, zgodny ze standardami branżowymi, rozszerzony 8051
Praca procesora 48 MHz, 24 MHz lub 12 MHz.
Cztery zegary na cykl instrukcji
Dwa USARTTY
Trzy liczniki
Rozszerzony system przerwań
Dwie wskaźniki danych
3.3-woltowe działanie z 5-woltowymi wejściami odpornymi na działanie
Przerwania USB w standardzie Vectorsed i przerwania GPIF/FIFO
Osobne bufory danych dla części danych i konfiguracji serwera
Przesyłanie sterowania
Zintegrowany I
Kontroler 2C, pracuje z częstotliwością 100 lub 400 kHz[1]
Cztery zintegrowane tryby FIFO
Zintegrowana logika kleju i niższy koszt systemu FIFO
Automatyczna konwersja do i z 16-bitowych magistrali
Działanie Master lub Slave
Używa zewnętrznego zegara lub asynchronicznych strobooków
Układy scalone Easy interface to ASIC i DSP Dostępne w klasach temperatury handlowej i przemysłowej (wszystkie opakowania oprócz VFBGA)
Cy7C68014A: Idealne do zastosowań zasilanych z akumulatora
Prąd wstrzymujący: 100 listwy (typ)
Cy7C68013A: Idealne do zastosowań bez zasilania bateryjnego
Podwieszanie prądu: 300 kanałów dystrybucji zasilania (standard) Dostępne w pięciu pakietach wolnych od Pb, zawierających do 40 komputerów OI
128-stykowe TQFP (40 GPOI), 100-stykowe TQFP (40 GPOI), 56-stykowe QFN (24 GPOI), 56-stykowe SSOP (24 GPOI) i 56-stykowe VFBGA (24 OI)
.
Atrybut | Parametr |
---|---|
Liczba nadajników-odbiorników | 1 |
Szybkość transmisji danych | 480Mbps |
Obsługiwane protokoły | USB 2.0 |
Interfejs | Sterownik IC |
Typ zasilania | Pojedyncze |
Typowe napięcie pojedynczego zasilania | 3,3 V |
Typ montażu | Montaż powierzchniowy |
Typ opakowania | TQFP |
Liczba styków | 100 |
Wymiary | 20.1 x 14.1 x 1.45mm |
Wysokość | 1.45mm |
Długość | 20.1mm |
Maksymalna temperatura robocza | +70°C |
Szerokość | 14.1mm |
Minimalna temperatura robocza | 0°C |