Bufor zegara PLL / pętli synchronizacji fazy CY2308SXI-1H, 1 16-pinowy SOIC

Przy zakupie hurtowym dostępna zniżka

Suma częściowa (1 sztuka)*

43,74 zł

(bez VAT)

53,80 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Informacje o zapasach są obecnie niedostępne
Produkty
Za jednostkę
1 - 443,74 zł
5 - 941,45 zł
10 +38,92 zł

*cena orientacyjna

Rodzaj opakowania:
Nr art. RS:
194-9016
Nr części producenta:
CY2308SXI-1H
Producent:
Infineon
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Infineon

Liczba elementów na układ

1

Maksymalny prąd zasilania

70 mA

Maksymalna częstotliwość wejściowa

133.3MHz

Typ montażu

Montaż powierzchniowy

Typ opakowania

SOIC

Liczba styków

16

Wymiary

9.98 x 3.98 x 1.47mm

Długość

9.98mm

Szerokość

3.98mm

Wysokość

1.47mm

Maksymalne robocze napięcie zasilania

3,6 V

Maksymalna temperatura robocza

+85°C

Maksymalna częstotliwość wyjściowa

133.3MHz

Minimalne robocze napięcie zasilania

3 V

Minimalna temperatura robocza

-40°C

Minimalna częstotliwość wyjściowa

10MHz

CY2308 to bufor o zerowym opóźnieniu 3,3 V przeznaczony do dystrybucji szybkich zegarów w komputerach PC, stacjach roboczych, bazach danych, telekomunikacji i innych zastosowaniach o wysokiej wydajności. Część posiada wbudowany układ PLL, który blokuje się z zegarem wejściowym na styku REF. Sprzężenie zwrotne PLL jest sterowane przez zewnętrzny styk FBK, więc użytkownik może wybrać dowolne z wyjść jako wejście zwrotne i podłączyć je do styku FBK. Przekrzywienie wejścia/wyjścia jest mniejsze niż 250 ps, a przekrzywienie wyjścia/wyjścia jest mniejsze niż 200 ps. W CY2308 znajdują się dwa banki z czterema wyjściami, z których każdy jest sterowany przez wybrane wejścia, jak pokazano w tabeli Wybierz dekodowanie wejściowe na stronie 3. Jeśli nie są wymagane wszystkie zegary wyjściowe, rząd B jest trzyokreślony. Zegar wejściowy jest bezpośrednio stosowany do wyjścia w celu testowania układów i układów przez wybrane wejścia. Pętla PLL CY2308 przechodzi w stan wyłączenia, gdy na wejściu REF nie ma żadnych krawędzi podnoszących. W tym trybie wszystkie wyjścia są trójfazowym, a pętla PLL jest wyłączona, co powoduje pobór prądu poniżej 25 μA.

.


Powiązane linki