STMicroelectronics EEPROM Powierzchnia 256 kB 8-pinowy 450 ns SO-8N 32K x 8 Bit Szeregowa-I2C

Przy zakupie hurtowym dostępna zniżka

Suma częściowa (1 rolka po 2500 sztuk/i)*

1 835,00 zł

(bez VAT)

2 257,50 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Tymczasowo niedostępny
  • 2500 szt. dostępne od 06 listopada 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
Na Rolki*
2500 - 25000,734 zł1 835,00 zł
5000 - 50000,716 zł1 790,00 zł
7500 +0,698 zł1 745,00 zł

*cena orientacyjna

Nr art. RS:
249-6651
Nr części producenta:
M24256E-FMN6TP
Producent:
STMicroelectronics
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

STMicroelectronics

Rozmiar pamięci

256kB

Typ produktu

EEPROM

Typ złącza

Szeregowa-I2C

Typ obudowy

SO-8N

Typ montażu

Powierzchnia

Liczba styków

8

Organizacja

32K x 8 Bit

Maksymalna częstotliwość zegara

1MHz

Minimalne napięcie zasilania

1.6V

Maksymalne napięcie zasilania

5.5V

Liczba bitów w słowie

8

Minimalna temperatura robocza

-40°C

Maksymalna temperatura robocza

85°C

Szerokość

4 mm

Długość

5mm

Seria

M2425

Normy/Zatwierdzenia

No

Wysokość

0.55mm

Prąd zasilania

1mA

Przechowywanie danych

200year

Maksymalny czas dostępu swobodnego

450ns

Liczba słów

32k

Norma motoryzacyjna

AEC-Q100

Pamięć EEPROM zgodna z STMicroelectronics 256-Kbit I2C jest zorganizowana w formacie 32 K x 8 bitów. It może pracować przy napięciu zasilania od 1.65 V do 5.5 V, z częstotliwością zegara 1 MHz (lub mniejszą), w zakresie temperatur otoczenia -40 °C/+85 °C. W niektórych warunkach It może również pracować przy napięciu do 1.6 V. It oferuje dodatkową stronę o nazwie 64 bajtów, która może być użyta do przechowywania wrażliwych parametrów aplikacji, które mogą być (później) trwale zablokowane w trybie tylko do odczytu. It oferuje również dodatkowy 8-bitowy rejestr o nazwie konfigurowalny adres urządzenia (CDA) rejestr upoważniający użytkownika za pomocą oprogramowania do skonfigurowania do ośmiu możliwości adresu włączenia chipa.

Losowe i sekwencyjne tryby odczytu

Ochrona przed zapisem całej macierzy pamięci

Konfigurowalny adres urządzenia

Lepsza ochrona przed ESD/zatrzaskiem

Ponad 4 milionów cykli zapisu

Ponad 200-letnie przechowywanie danych

Powiązane linki