FPGA EP2C5T144I8N Cyclone II 144-pinowy, 4608-CLB, TQFP, Altera
- Nr art. RS:
- 169-5517
- Nr części producenta:
- EP2C5T144I8N
- Producent:
- Altera
Suma częściowa (1 tacka po 60 sztuk/i)*
9 271,56 zł
(bez VAT)
11 404,02 zł
(z VAT)
DARMOWA wysyłka dla zamówień o wartości powyżej 300,00 zł
Tymczasowo niedostępny
- Dostępne od 11 maja 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty | Za jednostkę | Za Tackę* |
|---|---|---|
| 60 + | 154,526 zł | 9 271,56 zł |
*cena orientacyjna
- Nr art. RS:
- 169-5517
- Nr części producenta:
- EP2C5T144I8N
- Producent:
- Altera
Dane techniczne
Dane techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie | Atrybut | Wartość |
|---|---|---|
| Marka | Altera | |
| Rodzina układów | Cyclone II | |
| Liczba komórek logicznych | 4608 | |
| Liczba jednostek logicznych | 4608 | |
| Liczba krotników | 13 (18 x 18) | |
| Typ montażu | Montaż powierzchniowy | |
| Typ opakowania | TQFP | |
| Liczba styków | 144 | |
| Wymiary | 20 x 20 x 1.4mm | |
| Wysokość | 1.4mm | |
| Długość | 20mm | |
| Szerokość | 20mm | |
| Minimalna temperatura robocza | -40°C | |
| Minimalne robocze napięcie zasilania | 1,15 V | |
| Maksymalna temperatura robocza | +100°C | |
| Maksymalne robocze napięcie zasilania | 1,25 V | |
| Zaznacz wszystkie | ||
|---|---|---|
Marka Altera | ||
Rodzina układów Cyclone II | ||
Liczba komórek logicznych 4608 | ||
Liczba jednostek logicznych 4608 | ||
Liczba krotników 13 (18 x 18) | ||
Typ montażu Montaż powierzchniowy | ||
Typ opakowania TQFP | ||
Liczba styków 144 | ||
Wymiary 20 x 20 x 1.4mm | ||
Wysokość 1.4mm | ||
Długość 20mm | ||
Szerokość 20mm | ||
Minimalna temperatura robocza -40°C | ||
Minimalne robocze napięcie zasilania 1,15 V | ||
Maksymalna temperatura robocza +100°C | ||
Maksymalne robocze napięcie zasilania 1,25 V | ||
- Kraj pochodzenia:
- MY
Cyclone FPGA Altera
.
FPGA to urządzenie półprzewodnikowe składające się z Matrix Configurable Logic Blocks (CLB) połączonych przez programowalne łączniki. Użytkownik określa te połączenia poprzez programowanie SRAM. CLB może być prosty (ORAZ, LUB Gates, itp.) lub złożony (blok pamięci RAM). Układ FPGA umożliwia wprowadzanie zmian w konstrukcji nawet po przylutowaniu urządzenia do płytki drukowanej.
Powiązane linki
- FPGA EP2C5T144I8N Cyclone II 144-pinowy TQFP, Altera
- FPGA EP2C5T144C8N Cyclone II 144-pinowy TQFP, Altera
- FPGA EP2C5Q208C8N Cyclone II 208-pinowy PQFP, Altera
- FPGA EP4CE6E22C8N Cyclone IV E 144-pinowy 270kbit Altera
- FPGA EP3C16F484C8N Cyclone III 484-pinowy FBGA, Altera
- FPGA EP4CE6E22I7N Cyclone 144-pinowy 276480 Altera
- FPGA 5CEBA4F17C8N Cyclone V 256-pinowy 346419207 → 1 FBGA, Altera
- FPGA EP4CE15E22C8N Cyclone IV E 144-pinowy 504kbit Altera
