- Nr art. RS:
- 177-9657
- Nr części producenta:
- SST25VF080B-50-4I-S2AE
- Producent:
- Microchip
Zapas chwilowo wyczerpany — zamówienie oczekujące na wysłanie w dniu 07.06.2024, dostawa w ciągu 4 dni roboczych. UWAGA: Dostawa może potrwać dłużej z powodu odprawy celnej.
Wysyłka standardowa
Dodano do koszyka
Cena netto za szt. (w tubie á 90)
5,67 zł
(bez VAT)
6,97 zł
(z VAT)
Produkty | Per unit | Per Tube* |
90 - 90 | 5,67 zł | 510,30 zł |
180 + | 5,50 zł | 495,00 zł |
*cena za opakowanie |
- Nr art. RS:
- 177-9657
- Nr części producenta:
- SST25VF080B-50-4I-S2AE
- Producent:
- Microchip
Dane techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Układy SST25VF080B zostały udoskonalone i umożliwiają stosowanie szerszego zakresu częstotliwości, obniżając pobór mocy. Pamięci szeregowe flash SST25VF080B SPI są produkowane z wykorzystaniem opracowanej przez firmę SST opatentowanej technologii wydajnych układów CMOS SuperFlash. Konstrukcja komórki z dzieloną bramką oraz grubowarstwowy tlenkowy iniektor tunelowania pozwalają uzyskać wyższą niezawodność i wydajność produkcji w porównaniu z rozwiązaniami alternatywnymi.
Pojedyncze napięcie podczas odczytu i zapisu: 2,7–3,6 V
Architektura interfejsu szeregowego
Obsługa zegara SPI 50 MHz (zegar 80 MHz nie jest już dostępny)
Niezrównana niezawodność
Niskie zużycie energii:
Zmniejszenie łącznego czasu programowania układu w porównaniu do operacji programowania bajtów
Wykrywanie końca zapisu
Programowe pobieranie bitu BUSY w rejestrze stanu
Odczyt stanu zajętości na styku SO w trybie AAI
Styk wstrzymania (HOLD#)
Zawiesza sekwencję szeregową do pamięci bez blokowania układu
Zabezpieczenie przed zapisem (WP#)
Włącza/wyłącza funkcję blokady rejestru stanu
Programowane zabezpieczenie przed zapisem
Zabezpieczenie przed zapisem z wykorzystaniem bitów ochrony bloku w rejestrze stanu
Architektura interfejsu szeregowego
Obsługa zegara SPI 50 MHz (zegar 80 MHz nie jest już dostępny)
Niezrównana niezawodność
Niskie zużycie energii:
Zmniejszenie łącznego czasu programowania układu w porównaniu do operacji programowania bajtów
Wykrywanie końca zapisu
Programowe pobieranie bitu BUSY w rejestrze stanu
Odczyt stanu zajętości na styku SO w trybie AAI
Styk wstrzymania (HOLD#)
Zawiesza sekwencję szeregową do pamięci bez blokowania układu
Zabezpieczenie przed zapisem (WP#)
Włącza/wyłącza funkcję blokady rejestru stanu
Programowane zabezpieczenie przed zapisem
Zabezpieczenie przed zapisem z wykorzystaniem bitów ochrony bloku w rejestrze stanu
.
Dane techniczne
Atrybut | Parametr |
---|---|
Rozmiar pamięci | 8Mbit |
Typ złącza | Szeregowy-SPI |
Typ opakowania | SOIC |
Liczba styków | 8 |
Organizacja | 1M x 8 bitów |
Typ montażu | Montaż powierzchniowy |
Typ komórek | Bramka rozdzielająca |
Minimalne robocze napięcie zasilania | 2,7 V |
Maksymalne robocze napięcie zasilania | 3,6 V |
Organizacja bloków | Symetryczna |
Długość | 5mm |
Wysokość | 1.5mm |
Szerokość | 4mm |
Wymiary | 5 x 4 x 1.5mm |
Seria | SST25 |
Maksymalna temperatura robocza | +85°C |
Maksymalny czas dostępu swobodnego | 8ns |
Liczba słów | 1MB |
Minimalna temperatura robocza | -40°C |
Liczba bitów w słowie | 8bit |