Translator poziomów logicznych 74LVC8T245BZX, 18 Nadajnik-odbiornik tłumaczący 74LVC, 8-Bit

Przy zakupie hurtowym dostępna zniżka

Suma częściowa 50 sztuk/i (dostarczane w postaci ciągłej taśmy)*

220,30 zł

(bez VAT)

270,95 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
W magazynie
  • 40 szt. do wysyłki z innej lokalizacji
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
50 - 904,406 zł
100 - 2403,614 zł
250 - 9903,38 zł
1000 +2,358 zł

*cena orientacyjna

Rodzaj opakowania:
Nr art. RS:
243-4424P
Nr części producenta:
74LVC8T245BZX
Producent:
Nexperia
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Nexperia

Seria układów logicznych

74LVC

Funkcja logiczna

Nadajnik-odbiornik tłumaczący

Liczba elementów na układ

18

Liczba kanałów na układ

8

Transceivery Nexperia z 8-bitowym podwójnym zasilaniem transceiverów z 3-stanowymi wyjściami, które umożliwiają dwukierunkową translację poziomu. Zawierają dwa porty wejścia/wyjścia danych (styki An oraz Bn), wejście kontroli kierunku (DIR), wejście załączania wyjścia (OE) oraz podwójne styki zasilania (VCC(A) i VCC(B)). Do obu styków VCC(A) i VCC(B) można podawać dowolne napięcie w zakresie od 1,2 V do 5,5 V, dzięki czemu układ umożliwia translację dowolnych niskich napięć (1,2 V, 1,5 V, 1,8 V, 2,5 V, 3,3 V oraz 5,0 V). Styki An, OE oraz DIR są obsługiwane względem styku VCC(A), natomiast styki Bn są obsługiwane względem styku VCC(B). WYSOKI poziom DIR umożliwia transmisję z do miliardów, a NISKI poziom DIR umożliwia transmisję z miliardów do AN.

Tryb wstrzymania
Wydajność zatrzasku przekracza 100 ma zgodnie z normą JESD 78B Class II
Napęd wyjściowy ±24 ma (VCC = 3.0 V)
Możliwość używania napięcia do 5,5 V na wejściach
Niski pobór mocy: Maksymalnie 30 μA ICC
Obwód IOFF umożliwia pracę w trybie częściowego wyłączenia zasilania
Zakres od -40 ℃ do +85 ℃ oraz od -40 ℃ do +125 ℃

Wejście OE (Output enable Input) może być użyte do wyłączenia wyjść, aby zapewnić skuteczną izolację magistrali. Urządzenia są w pełni określone dla aplikacji częściowego wyłączenia przy użyciu IOFF. Obwód IOFF wyłącza wyjście, zapobiegając uszkodzeniu prądu zwrotnego przez urządzenie po jego wyłączeniu. W trybie zawieszenia, gdy VCC(A) lub VCC(B) są na poziomie GND, zarówno Port A, jak i port B są w stanie wyłączenia wysokiej impedancji. Układ aktywnego wstrzymania magistrali w modelu 74LVCH8T245 utrzymuje nieużywane lub pływające wejścia danych na prawidłowym poziomie logicznym.

.