Mikrokontroler (MCU) STMicroelectronics STM32G4 LQFP 100-pinowy Montaż powierzchniowy ARM Cortex M4 512 kB 32bit 48MHz

Przy zakupie hurtowym dostępna zniżka

Suma częściowa (1 tacka po 90 sztuk/i)*

2 811,42 zł

(bez VAT)

3 458,07 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Tymczasowo niedostępny
  • Dostępne od 23 marca 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
Za Tackę*
90 - 9031,238 zł2 811,42 zł
180 - 18030,417 zł2 737,53 zł
270 - 45029,637 zł2 667,33 zł
540 +28,896 zł2 600,64 zł

*cena orientacyjna

Nr art. RS:
215-0851
Nr części producenta:
STM32G491VET6
Producent:
STMicroelectronics
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

STMicroelectronics

Rodzina układów

STM32G4

Typ opakowania

LQFP

Typ montażu

Montaż powierzchniowy

Liczba styków

100

Rdzeń procesora

ARM Cortex M4

Szerokość magistrali danych

32bit

Rozmiar pamięci programów

512 kB

Maksymalna częstotliwość

48MHz

Typ pamięci programu

Flash

Urządzenia STM32G491xC/xE są oparte na wysokowydajnym 32-bitowym rdzeniu RISC Arm® Cortex®-M4. Działają one z częstotliwością do 170 MHz.

Rdzeń Cortex-M4 jest wyposażony w pojedynczą precyzyjną jednostkę zmiennoprzecinkową (FPU), która obsługuje wszystkie pojedyncze precyzyjne instrukcje przetwarzania danych i wszystkie typy danych. Wdraża również pełen zestaw instrukcji DSP (przetwarzania sygnałów cyfrowych) oraz jednostkę ochrony pamięci (MPU), która zwiększa bezpieczeństwo aplikacji.

Urządzenia te są wyposażone w szybkie pamięci (512 kB pamięci Flash i 112 kB pamięci SRAM), czterokrotny interfejs pamięci Flash SPI, szeroką gamę ulepszonych wejść/wyjść i urządzeń peryferyjnych podłączonych do dwóch magistrali APB, dwóch magistrali AHB i 32-bitowej matrycy magistrali multi-AHB.

Urządzenia są również wyposażone w kilka mechanizmów ochrony wbudowanej pamięci Flash i pamięci SRAM: zabezpieczenie przed odczytem, zabezpieczenie przed zapisem, zabezpieczenie obszaru pamięci i zabezpieczenie przed odczytem zastrzeżonego kodu.

Urządzenia mają wbudowane urządzenia peryferyjne umożliwiające przyspieszenie funkcji matematycznych/arytmetycznych (CORDIC dla funkcji trygonometrycznych i jednostka FMAC dla funkcji filtra).

Oferują trzy szybkie 12-bitowe przetworniki ADC (5 Msps), cztery komparatory, cztery wzmacniacze operacyjne, cztery kanały DAC (2 zewnętrzne i 2 wewnętrzne), wewnętrzny bufor odniesienia napięcia, RTC o niskim poborze mocy, jeden uniwersalny 32-bitowy timer, trzy 16-bitowe timery PWM przeznaczone do sterowania silnikiem, siedem uniwersalnych 16-bitowych timerów i jeden 16-bitowy timer o niskim poborze mocy.

Wyposażone są również w standardowe i zaawansowane interfejsy komunikacyjne, takie jak:

  • Trzy I2C

  • Trzy SPI multipleksowane z dwoma półdupleksowymi I2S

  • Trzy USART, dwa UART i jeden UART o małej mocy.

  • Dwa FDCAN

  • Jeden SAI

  • Urządzenie USB

  • UCPD

Urządzenia działają w zakresie temperatur od -40 do +85°C (+105°C złącze) i od -40 do +125°C (+130°C złącze) z zasilaczem o napięciu od 1,71 do 3,6 V. Kompleksowy zestaw trybów oszczędności energii umożliwia projektowanie zastosowań o niskim poborze mocy.

Niektóre niezależne zasilacze są obsługiwane, w tym niezależne analogowe wejście zasilania do przetworników ADC, DAC, OPAMP i komparatorów. Wejście VBAT umożliwia tworzenie kopii zapasowych RTC i rejestrów.

Rodzina STM32G491xC/xE oferuje 9 pakietów od 32-pinowych do 100-pinowych.

Kluczowe cechy


Rdzeń: 32-bitowy procesor Arm® Cortex®-M4 z FPU, adaptywny akcelerator czasu rzeczywistego (ART Accelerator) umożliwiający wykonywanie stanu oczekiwania 0 z pamięci Flash, częstotliwość do 170 MHz z 213 DMIPS, MPU, instrukcje DSP

Warunki pracy:

  • Zakres napięcia VDD, VDDA: od 1,71 V do 3,6 V

Matematyczne akceleratory sprzętowe:

  • CORDIC do przyspieszenia funkcji trygonometrycznych

  • FMAC: filtr akceleratora matematycznego

Pamięci:

  • 512 Kb pamięci Flash z obsługą ECC, zastrzeżona ochrona przed odczytem kodu (PCROP), obszar pamięci zabezpieczany, 1 Kb OTP

  • 96 Kb pamięci SRAM z wdrożoną kontrolą parytetu sprzętowego na pierwszych 32 Kb

  • Wzmacniacz rutynowy: 16 Kb pamięci SRAM na instrukcji i magistrali danych, z kontrolą parytetu sprzętowego (CCM SRAM)

  • Interfejs pamięci Quad-SPI

Zarządzanie resetowaniem i zasilaniem:

  • Reset włączenia/wyłączenia (POR/PDR/BOR)
  • Programowalny czujnik napięcia (PVD)
  • Tryby niskiego poboru energii: uśpienie, zatrzymanie, gotowość i wyłączenie
  • VBAT zasilanie rejestrów RTC i zapasowych

Zarządzanie zegarem:

  • Oscylator krystaliczny 4–48 MHz

  • Oscylator 32 kHz z kalibracją

  • Wewnętrzny 16 MHz RC z opcją PLL (± 1%)

  • Wewnętrzny oscylator RC 32 kHz (±5%)

Do 86 szybkich wejść/wyjść:

  • Wszystko można odwzorować na zewnętrznych wektorach przerwania

  • Kilka wejść/wyjść o tolerancji 5 V

Macierz wzajemnych połączeń

16-kanałowy sterownik DMA

3 x ADC 0,25 μs (do 36 kanałów). Rozdzielczość do 16 bitów z nadwyżką próbek sprzętowych, zakres konwersji od 0 do 3,6 V

4 x 12-bitowe kanały DAC:

  • 2 x buforowane kanały zewnętrzne 1 MSPS

  • 2 x niebuforowane kanały wewnętrzne 15 MSPS

4 x bardzo szybkie komparatory analogowe typu szyna-szyna

4 wzmacniacze operacyjne, które mogą być używane w trybie PGA, dostępne dla wszystkich zacisków

Wewnętrzne napięcie odniesienia

.


Powiązane linki