STMicroelectronics Mikroprocesor STM32MP233CAJ3 STM32MP23xC/F ARM Cortex A35, ARM Cortex M33 16 bit ARM V8-A, ARM V8-M

Ilustracja przedstawia przykład produktu

Przy zakupie hurtowym dostępna zniżka

Suma częściowa (1 sztuka)*

131,54 zł

(bez VAT)

161,79 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Tymczasowo niedostępny
  • Dostępne od 09 września 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
1 - 4131,54 zł
5 +127,62 zł

*cena orientacyjna

Nr art. RS:
482-987
Nr części producenta:
STM32MP233CAJ3
Producent:
STMicroelectronics
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

STMicroelectronics

Typ produktu

Mikroprocesor

Seria

STM32MP23xC/F

Rdzeń procesora

ARM Cortex A35, ARM Cortex M33

Szerokość magistrali danych

16bit

Architektura zestawu instrukcji

ARM V8-A, ARM V8-M

Maksymalna częstotliwość zegara

1.5GHz

Typ złącza

I2S, Równoległy, LPDDR4, I3C, I2C, FMC, Ethernet, DDR4, DDR3L, CAN FD, UART, SPDIF RX, SPI, SDM, SAI, USB 2.0, USART

Typ obudowy

TFBGA361

Minimalne napięcie zasilania

1.71V

Maksymalne napięcie zasilania

3.6V

Liczba styków

361

Normy/Zatwierdzenia

ECOPACK2, JEDEC

Norma motoryzacyjna

Nie

Liczba rdzeni

2

Kraj pochodzenia:
TW
Urządzenia STMicroelectronics MPU z Dual Arm Cortex-A35 są oparte na wysokowydajnym jedno- lub dwurdzeniowym 64-bitowym rdzeniu RISC Arm Cortex-A35 działającym z częstotliwością do 1,5 GHz. Procesor Cortex-A35 zawiera 32-kilobajtową pamięć podręczną instrukcji L1 dla każdego CPU, 32-kilobajtową pamięć podręczną danych L1 dla każdego CPU oraz 512-kilobajtową pamięć podręczną L2. Procesor Cortex-A35 wykorzystuje wysoce wydajny 8-stopniowy potok in-order, który został szeroko zoptymalizowany w celu zapewnienia pełnych funkcji Armv8-A przy jednoczesnej maksymalizacji powierzchni i wydajności energetycznej.

Wewnętrzne czujniki temperatury

Niskie zużycie energii

Zarządzanie zegarem

Cyfrowy interfejs równoległy do 16-bitowego wejścia lub wyjścia

Dwa interfejsy pamięci Octo-SPI

Zachowanie pamięci DDR w trybie czuwania

Elementy sterujące dla układu towarzyszącego PMIC

Powiązane linki