Infineon Pamięć flash NOR 8 MB 48-pinowy TSOP CFI Powierzchnia 70 ns

Obecnie niedostępne
Przepraszamy, nie mamy informacji, czy ten produkt będzie jeszcze dostępny w magazynie. Zostanie on wkrótce usunięty z oferty RS.
Nr art. RS:
193-8784
Nr części producenta:
S29AL008J70TFI013
Producent:
Infineon
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Infineon

Typ produktu

Pamięć flash

Rozmiar pamięci

8MB

Typ złącza

CFI

Typ obudowy

TSOP

Liczba styków

48

Typ montażu

Powierzchnia

Typ komórek

NOR

Minimalne napięcie zasilania

2.7V

Maksymalne napięcie zasilania

3.6V

Typ pomiaru czasu

Asynchroniczny

Minimalna temperatura robocza

-40°C

Maksymalna temperatura robocza

85°C

Długość

12mm

Wysokość

1.05mm

Normy/Zatwierdzenia

No

Liczba słów

1M

Norma motoryzacyjna

AEC-Q100

Seria

S29AL008J

Maksymalny czas dostępu swobodnego

70ns

Prąd zasilania

20mA

Liczba bitów w słowie

8

S29AL008J to pamięć Flash 8 Mbit, 3,0 V, zorganizowana w postaci 1 048 576 bajtów lub 524 288 słów. Urządzenie jest oferowane w pakietach 48-kulkowych, drobnoziarnisty BGA (skok 0,8 mm) i 48-stykowych TSOP. Dane dla całego słowa (x16) pojawiają się na DQ15–DQ0, dane dla całego bajtu (x8) pojawiają się na DQ7–DQ0. Urządzenie to zostało zaprojektowane do programowania w systemie przy użyciu standardowego zasilania systemu VCC 3,0 V. Do operacji zapisu lub kasowania nie jest wymagane użycie VCC o napięciu 12,0 V VPP lub 5,0. Urządzenie może być także zaprogramowane w standardowych programistycznych EPROM.

Urządzenie oferuje czas dostępu do 55 ns, co pozwala na działanie szybkich mikroprocesorów bez stanów oczekiwania. Aby wyeliminować rywalizację o dostęp do magistrali, urządzenie posiada oddzielne elementy sterujące włączaniem układu scalonego (CE#), włączaniem zapisu (WE#) i włączaniem wyjścia (OE#).

Programowanie urządzenia odbywa się poprzez wykonanie sekwencji poleceń programu. Inicjuje to algorytm wbudowanego programu wewnętrzny algorytm, który automatycznie określa szerokość impulsu programu i sprawdza prawidłowy margines komórki. Tryb odblokowania obejścia umożliwia szybsze Faster (wyłączenie blokady), ponieważ wymaga tylko dwóch cykli zapisu danych zamiast czterech.

Wymazywanie danych odbywa się poprzez wykonanie sekwencji poleceń kasowania. Inicjuje to algorytm Embedded Erase wewnętrzny algorytm, który automatycznie programuje macierz (jeśli nie została jeszcze zaprogramowana) przed wykonaniem operacji kasowania. Podczas trwania usuwania urządzenie automatycznie sprawdza szerokość impulsu wymazywania i poprawność marginesu komórki. System hosta może wykryć, czy program lub kasowanie jest zakończone przez obserwację pinu RY/BY#, lub przez odczytanie bitów stanu DQ7(odpytywanie danych#) i DQ6 (przełączanie). Po zakończeniu programu lub cyklu kasowania urządzenie jest gotowe do odczytu danych tablicy lub przyjęcia innego polecenia.

Powiązane linki