Procesor sygnałowy 16bit 40MIPS 12 kB 1 kB RAM 28 -pinowy SPDIP

Suma częściowa (1 tacka po 119 sztuk/i)*

4 016,25 zł

(bez VAT)

4 939,69 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Tymczasowo niedostępny
  • Dostępne od 26 stycznia 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
Za Tackę*
119 +33,75 zł4 016,25 zł

*cena orientacyjna

Nr art. RS:
869-6640
Nr części producenta:
DSPIC33FJ128GP708-I/PT
Producent:
Microchip
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Microchip

Maksymalna częstotliwość

40MIPS

Szerokość magistrali danych

16bit

Wielkość pamięci RAM

1 kB

Architektura zestawu instrukcji

RISC

Rozmiar pamięci programów

12 kB

Typ pamięci programu

Flash

Typ montażu

Otwór przezierny

Typ opakowania

SPDIP

Liczba styków

28

Typowe robocze napięcie zasilania

Od 3 do 3,6 V

Liczba kanałów UART

1

Przetworniki A/C

6 x 10/12 bitów

Wysokość

3.81mm

Liczba kanałów LIN

0

Kanały PWM

2, 6

Szerokość

7.49mm

Liczba kanałów USART

0

Zegary

3 x 16 bit

Modulacja czasu trwania impulsu

2 x 16 bitów, 2 (16 bitów), 6 x 16 bitów

Liczba kanałów SPI

1

Długość

35.56mm

Wymiary

35.56 x 7.49 x 3.81mm

Liczba kanałów PCI

0

Liczba kanałów I2C

1

Liczba zegarów

3

Liczba kanałów Ethernet

0

Kanały USB

0

Rozdzielczość zegara

16bit

Maksymalna temperatura robocza

+85°C

Liczba modułów PWM

4

Minimalna temperatura robocza

-40°C

Rozdzielczość PWM

16bit

Liczba przetworników A/C

2

Kanały przetwornika A/C

6

Rozdzielczość przetwornika A/C

10 bit, 12bit

Liczba kanałów CAN

0

DsPIC33FJxxxGPx06/x08/x10 16-bitowe cyfrowe sterowniki sygnału


Microchip z rodziny dsPIC33F cyfrowych kontrolerów sygnału (DSCs) oferuje projektantom podobne parametry, jak wydajność, a jednocześnie prostą obsługę mikrokontrolera. Urządzenia dsPIC33FJxxxGPx06/x08/x10 są urządzeniami ogólnego przeznaczenia DSCS odpowiednimi do różnych zastosowań.

Cechy procesora


Maks. 40 MIPS Szybkość procesora
Zmodyfikowana architektura Harvard
Kompilator C — zoptymalizowana architektura zestawu instrukcji
16-bitowa ścieżka danych
24-bitowe instrukcje
Liniowa pamięć programowa z adresowaniem do 4 mln słów instrukcji
Liniowa pamięć danych z adresowaniem do 64 KB
83 instrukcje podstawowe, w większości jedno słowo/jeden cykl
Szesnaście rejestrów 16-bitowych ogólnego przeznaczenia
Dwa 40-bitowe rejestry z opcjami zaokrąglania i nasycenia
Tryby adresowania: Pośrednie, z możliwością zmiany kierunku i z funkcją Bit-Reversed
Programowy stos
16 x 16 operacji mnożenia ułamków/liczb całkowitych
Operacje dzielenia 32/16 i 16/16
Mnożenie i gromadzenie w jednym cyklu
Podwójne pozyskiwanie danych
Przesunięcia do ±16 bitów dla danych do 40 bitów

Cechy elementów peryferyjnych


12- lub 10-bitowy przetwornik analogowo-cyfrowy (ADC) - do 32 kanałów, w zależności od modelu
Dziewięć 16-bitowych zegarów/liczników - możliwość parowania 16-bitowych zegarów w 32-bitowych modułach timera
16-bitowe funkcje przechwytywania danych wejściowych
Wyjście 16-bitowe Porównaj funkcje wyjściowe PWM
Przerwanie kontrolera
Bezpośredni dostęp do pamięci (DMA)
Dwa 3-żyłowe moduły SPI
Moduł I2CTM - jeden lub dwa, w zależności od modelu
Dwa moduły UART
Interfejs konwertera danych (moduł DCI)
Udoskonalony moduł CAN (Ecan™) - jeden lub dwa dostępne w niektórych modelach

.


Powiązane linki