Nexperia Bramka logiczna 74LVC125APW,112 Bufor i sterownik linii 4 Powierzchnia TSSOP wejścia na bramkę: 4 14-pinowy 3
- Nr art. RS:
- 124-2270
- Nr części producenta:
- 74LVC125APW,112
- Producent:
- Nexperia
Suma częściowa (1 tuba po 96 sztuk/i)*
37,248 zł
(bez VAT)
45,792 zł
(z VAT)
DARMOWA wysyłka dla zamówień o wartości powyżej 330,00 zł
Tymczasowo niedostępny
- 7872 szt. dostępne od 07 maja 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty | Za jednostkę | Za Tubę* |
|---|---|---|
| 96 + | 0,388 zł | 37,25 zł |
*cena orientacyjna
- Nr art. RS:
- 124-2270
- Nr części producenta:
- 74LVC125APW,112
- Producent:
- Nexperia
Specyfikacje
Informacje techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie | Atrybut | Wartość |
|---|---|---|
| Marka | Nexperia | |
| Funkcja logiczna | Bufor i sterownik linii | |
| Typ produktu | Bramka logiczna | |
| Typ montażu | Powierzchnia | |
| Liczba elementów | 4 | |
| Liczba wejść na bramkę | 4 | |
| Wejście przerzutnika Schmitta | Nie | |
| Typ obudowy | TSSOP | |
| Liczba styków | 14 | |
| Seria układów logicznych | LVC | |
| Typ wejścia | O pojedynczej końcówce | |
| Maksymalny prąd wyjściowy wysokiego poziomu | -24mA | |
| Minimalna temperatura robocza | -40°C | |
| Maksymalny czas opóźnienia propagacji @ CL | 6ns | |
| Maksymalna temperatura robocza | 125°C | |
| Długość | 5.1mm | |
| Normy/Zatwierdzenia | No | |
| Wysokość | 0.95mm | |
| Minimalne napięcie zasilania | 1.2V | |
| Maksymalne napięcie zasilania | 3.6V | |
| Maksymalny prąd wyjściowy niskiego poziomu | 24mA | |
| Norma motoryzacyjna | Nie | |
| Typ wyjścia | 3 stany | |
| Zaznacz wszystkie | ||
|---|---|---|
Marka Nexperia | ||
Funkcja logiczna Bufor i sterownik linii | ||
Typ produktu Bramka logiczna | ||
Typ montażu Powierzchnia | ||
Liczba elementów 4 | ||
Liczba wejść na bramkę 4 | ||
Wejście przerzutnika Schmitta Nie | ||
Typ obudowy TSSOP | ||
Liczba styków 14 | ||
Seria układów logicznych LVC | ||
Typ wejścia O pojedynczej końcówce | ||
Maksymalny prąd wyjściowy wysokiego poziomu -24mA | ||
Minimalna temperatura robocza -40°C | ||
Maksymalny czas opóźnienia propagacji @ CL 6ns | ||
Maksymalna temperatura robocza 125°C | ||
Długość 5.1mm | ||
Normy/Zatwierdzenia No | ||
Wysokość 0.95mm | ||
Minimalne napięcie zasilania 1.2V | ||
Maksymalne napięcie zasilania 3.6V | ||
Maksymalny prąd wyjściowy niskiego poziomu 24mA | ||
Norma motoryzacyjna Nie | ||
Typ wyjścia 3 stany | ||
Urządzenie 74LVC125A składa się z czterech nieodwracających buforów/sterowników liniowych z wyjściami 3-stanowymi (nY) kontrolowanymi przez wejścia załączania wyjść (nOE). Sygnał WYSOKI na linii nOE powoduje przejście wyjść w stan WYŁ. przy wysokiej impedancji. Wejścia mogą być sterowane z urządzeń 3,3 V lub 5 V. W stanie wyłączenia do wejść można przykładać napięcie maksymalnie 5,5 V.
Mieszane zastosowania 5 V i 3,3 V
Lepsze sterowanie prądowe i poziom sygnałów
Większa integralność sygnałów w złożonych układach
Szeroki zakres napięcia zasilania
Małe opóźnienie propagacji
Wersje z wejściami TTL
Wersja z wyjściami 3-stanowymi
Wersje odporne na przepięcia
Wersje z rejestrami
Kluczowe zastosowania
Telewizory LCD
Telefony komórkowe
Monitorowanie przemysłowe
STB
Powiązane linki
- Nexperia Bramka logiczna 74LVC125APW,118 Bufor i sterownik linii 4 Powierzchnia TSSOP wejścia na bramkę: 4 14-pinowy
- Nexperia 74LVC126APW,112 4-Channel Bufor LVC 3 stany Bufor Nieodwracany 14-pinowy TSSOP
- onsemi Bramka logiczna AND 4 Powierzchnia TSSOP wejścia na bramkę: 2 14-pinowy Bufor
- Bramka logiczna AND Montaż powierzchniowy TSSOP wejścia na bramkę: 4 14 -pinowy Bufor, CMOS
- Nexperia Bramka logiczna 74HC02PW,112 NOR 4 Powierzchnia TSSOP wejścia na bramkę: 2 14-pinowy
- onsemi Bramka logiczna 74VHCT08AMTCX AND 4 Powierzchnia TSSOP wejścia na bramkę: 2 14-pinowy Bufor
- Toshiba Bramka logiczna AND 4 Powierzchnia TSSOP wejścia na bramkę: 2 14-pinowy CMOS, Bufor
- Toshiba Bramka logiczna LUB 4 Powierzchnia TSSOP wejścia na bramkę: 2 14-pinowy CMOS, Bufor
