FPGA 5AGXBA7D6F31C6N Arria V, 896-Pin, 242000-CLB, 13660 kbit, 1448 kbit, 1,07 → 1,13 V, FBGA, Altera
- Nr art. RS:
- 790-7030
- Nr części producenta:
- 5AGXBA7D6F31C6N
- Producent:
- Altera
Informacje o zapasach są obecnie niedostępne
- Nr art. RS:
- 790-7030
- Nr części producenta:
- 5AGXBA7D6F31C6N
- Producent:
- Altera
Dane techniczne
Dane techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie | Atrybut | Wartość |
|---|---|---|
| Marka | Altera | |
| Rodzina układów | Arria V | |
| Liczba komórek logicznych | 242000 | |
| Przydzielony procesor DSP | Tak | |
| Liczba rejestrów | 366720 | |
| Liczba krotników | 1600 (18 x 18) | |
| Typ montażu | Montaż powierzchniowy | |
| Typ opakowania | FBGA | |
| Liczba styków | 896 | |
| Liczba bitów pamięci RAM | 13660 kbit, 1448 kbit | |
| Wymiary | 31 x 31 x 2mm | |
| Wysokość | 2mm | |
| Długość | 31mm | |
| Maksymalna temperatura robocza | +85°C | |
| Szerokość | 31mm | |
| Maksymalne robocze napięcie zasilania | 1,13 V | |
| Minimalna temperatura robocza | 0°C | |
| Minimalne robocze napięcie zasilania | 1,07 V | |
| Zaznacz wszystkie | ||
|---|---|---|
Marka Altera | ||
Rodzina układów Arria V | ||
Liczba komórek logicznych 242000 | ||
Przydzielony procesor DSP Tak | ||
Liczba rejestrów 366720 | ||
Liczba krotników 1600 (18 x 18) | ||
Typ montażu Montaż powierzchniowy | ||
Typ opakowania FBGA | ||
Liczba styków 896 | ||
Liczba bitów pamięci RAM 13660 kbit, 1448 kbit | ||
Wymiary 31 x 31 x 2mm | ||
Wysokość 2mm | ||
Długość 31mm | ||
Maksymalna temperatura robocza +85°C | ||
Szerokość 31mm | ||
Maksymalne robocze napięcie zasilania 1,13 V | ||
Minimalna temperatura robocza 0°C | ||
Minimalne robocze napięcie zasilania 1,07 V | ||
- Kraj pochodzenia:
- KR
Programowalne macierze bramkowe firmy Altera
.
FPGA to urządzenie półprzewodnikowe składające się z Matrix Configurable Logic Blocks (CLB) połączonych przez programowalne łączniki. Użytkownik określa te połączenia poprzez programowanie SRAM. CLB może być prosty (ORAZ, LUB Gates, itp.) lub złożony (blok pamięci RAM). Układ FPGA umożliwia wprowadzanie zmian w konstrukcji nawet po przylutowaniu urządzenia do płytki drukowanej.
Powiązane linki
- FPGA 5AGXMA1D6F31C6N Arria V 75000-CLB 8000 kbit07 → 1 FBGA, Altera
- Układ programowalnej macierzy bramek (FPGA) 5AGXMB1G4F40C4N Arria V 300000-CLB 1,07 →
- Układ programowalnej macierzy bramek (FPGA) 5CSXFC5D6F31C8N Cyclone V SX 85000-CLB 1,07 →
- FPGA 5CEBA4F17C8N Cyclone V 256-pinowy 346419207 → 1 FBGA, Altera
- FPGA 5CEBA2F17C8N Cyclone V 256-pinowy 200294407 → 1 FBGA, Altera
- Karta Smart, pojemność: 128 kbitów
- Karta Smart, pojemność: 64 kbit
- Karta Smart, pojemność: 256 kbitów
