Układ programowalnej macierzy bramek (FPGA) 5CSXFC5D6F31C8N Cyclone V SX, 896-Pin, 85000-CLB, 4450K, 1,07 →
- Nr art. RS:
- 830-3578
- Nr części producenta:
- 5CSXFC5D6F31C8N
- Producent:
- Altera
Przy zakupie hurtowym dostępna zniżka
Suma częściowa (1 sztuka)*
785,63 zł
(bez VAT)
966,32 zł
(z VAT)
Informacje o zapasach są obecnie niedostępne - Sprawdź ponownie później
Produkty | Za jednostkę |
|---|---|
| 1 - 9 | 785,63 zł |
| 10 - 19 | 765,49 zł |
| 20 + | 746,35 zł |
*cena orientacyjna
- Nr art. RS:
- 830-3578
- Nr części producenta:
- 5CSXFC5D6F31C8N
- Producent:
- Altera
Specyfikacje
Informacje techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie | Atrybut | Wartość |
|---|---|---|
| Marka | Altera | |
| Rodzina układów | Cyclone V SX | |
| Liczba bramek logicznych | 85000 | |
| Liczba komórek logicznych | 85000 | |
| Liczba jednostek logicznych | 32075 | |
| Przydzielony procesor DSP | Tak | |
| Liczba rejestrów | 128300 | |
| Liczba krotników | 174 (18 x 18) | |
| Typ montażu | Montaż powierzchniowy | |
| Typ opakowania | FBGA | |
| Liczba styków | 896 | |
| Liczba bitów pamięci RAM | 4450K | |
| Długość | 31mm | |
| Minimalna temperatura robocza | 0°C | |
| Szerokość | 31mm | |
| Maksymalne robocze napięcie zasilania | 1,13 V | |
| Maksymalna temperatura robocza | +85°C | |
| Minimalne robocze napięcie zasilania | 1,07 V | |
| Zaznacz wszystkie | ||
|---|---|---|
Marka Altera | ||
Rodzina układów Cyclone V SX | ||
Liczba bramek logicznych 85000 | ||
Liczba komórek logicznych 85000 | ||
Liczba jednostek logicznych 32075 | ||
Przydzielony procesor DSP Tak | ||
Liczba rejestrów 128300 | ||
Liczba krotników 174 (18 x 18) | ||
Typ montażu Montaż powierzchniowy | ||
Typ opakowania FBGA | ||
Liczba styków 896 | ||
Liczba bitów pamięci RAM 4450K | ||
Długość 31mm | ||
Minimalna temperatura robocza 0°C | ||
Szerokość 31mm | ||
Maksymalne robocze napięcie zasilania 1,13 V | ||
Maksymalna temperatura robocza +85°C | ||
Minimalne robocze napięcie zasilania 1,07 V | ||
Cyclone FPGA Altera
.
FPGA to urządzenie półprzewodnikowe składające się z Matrix Configurable Logic Blocks (CLB) połączonych przez programowalne łączniki. Użytkownik określa te połączenia poprzez programowanie SRAM. CLB może być prosty (ORAZ, LUB Gates, itp.) lub złożony (blok pamięci RAM). Układ FPGA umożliwia wprowadzanie zmian w konstrukcji nawet po przylutowaniu urządzenia do płytki drukowanej.
Powiązane linki
- Układ programowalnej macierzy bramek (FPGA) 5AGXMB1G4F40C4N Arria V 300000-CLB 1,07 →
- Układ programowalnej macierzy bramek (FPGA) EP4CE15F23I8LN Cyclone 15408-CLB 003 V,
- FPGA 5AGXBA7D6F31C6N Arria V 242000-CLB 1448 kbit07 → 1 FBGA, Altera
- FPGA 5AGXMA1D6F31C6N Arria V 75000-CLB 8000 kbit07 → 1 FBGA, Altera
- Pasek zębaty 896 8M 20 skok: 8 mm zęby: 112 OPTIBELT 896 mm 20 mm
- Pasek zębaty 896 8M 85 skok: 8 mm zęby: 112 OPTIBELT 896 mm 85 mm
- Pasek zębaty 896 8MDC 21 skok: 8 mm zęby: 112 OPTIBELT 896 mm 21 mm
- Pasek zębaty 896 8M 30 skok: 8 mm zęby: 112 OPTIBELT 896 mm 30 mm
