AEC-Q100 Mikroprocesor DSPIC33CK256MP503-I/M5 dsPIC 16bit 100MHz 36-Pin UQFN
- Nr art. RS:
- 179-3989P
- Nr części producenta:
- DSPIC33CK256MP503-I/M5
- Producent:
- Microchip
Niedostępny
Wkrótce artykuł zostanie wycofany z oferty
- Nr art. RS:
- 179-3989P
- Nr części producenta:
- DSPIC33CK256MP503-I/M5
- Producent:
- Microchip
Dane techniczne
Dane techniczne
Atesty i certyfikaty
Szczegółowe dane produktu
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie | Atrybut | Wartość |
|---|---|---|
| Marka | Microchip | |
| Rodzina układów | dsPIC | |
| Szerokość magistrali danych | 16bit | |
| Maksymalna częstotliwość | 100MHz | |
| Napięcie we/wy | 3 → 3.6V | |
| Technologia produkcji | CMOS | |
| Typ montażu | Montaż powierzchniowy | |
| Typ opakowania | UQFN | |
| Liczba styków | 36 | |
| Typowe robocze napięcie zasilania | 3,6 V (maks.) | |
| Wymiary | 5 x 5 x 0.55mm | |
| Minimalna temperatura robocza | -40°C | |
| Maksymalna temperatura robocza | +85°C | |
| Norma motoryzacyjna | AEC-Q100 | |
| Zaznacz wszystkie | ||
|---|---|---|
Marka Microchip | ||
Rodzina układów dsPIC | ||
Szerokość magistrali danych 16bit | ||
Maksymalna częstotliwość 100MHz | ||
Napięcie we/wy 3 → 3.6V | ||
Technologia produkcji CMOS | ||
Typ montażu Montaż powierzchniowy | ||
Typ opakowania UQFN | ||
Liczba styków 36 | ||
Typowe robocze napięcie zasilania 3,6 V (maks.) | ||
Wymiary 5 x 5 x 0.55mm | ||
Minimalna temperatura robocza -40°C | ||
Maksymalna temperatura robocza +85°C | ||
Norma motoryzacyjna AEC-Q100 | ||
- Kraj pochodzenia:
- US
Microchips dsPIC33CK family of digital signal controllers (DSCs) features a single 100 MIPS 16-bit dsPIC® DSC core with integrated DSP and enhanced on-chip peripherals. These DSCs enable the design of high-performance, precision motor control systems that are more energy efficient, quieter in operation and provide extended motor life. They can be used to control BLDC, PMSM, ACIM, SR and stepper motors.
3.0V to 3.6V, -40ºC to +125ºC, DC to 100 MIPS
dsPIC33CK DSC Core:
Modified Harvard architecture with 16-bit data and 24-bit instructions
Code efficient (C and Assembly) CPU architecture designed for real-time applications
16 16-bit working registers
4 sets of interrupt context saving registers, including ACC and CPU status for fast interrupt handling
Single-cycle, mixed-sign 32-bit MUL
Fast 6-cycle hardware 32/16 and 16/16 DIV
Dual 40-bit fixed point Accumulators (ACC) for DSP operations
Single-cycle MAC/MPY with dual data fetch and result write-back
Zero overhead looping support
dsPIC33CK DSC Core:
Modified Harvard architecture with 16-bit data and 24-bit instructions
Code efficient (C and Assembly) CPU architecture designed for real-time applications
16 16-bit working registers
4 sets of interrupt context saving registers, including ACC and CPU status for fast interrupt handling
Single-cycle, mixed-sign 32-bit MUL
Fast 6-cycle hardware 32/16 and 16/16 DIV
Dual 40-bit fixed point Accumulators (ACC) for DSP operations
Single-cycle MAC/MPY with dual data fetch and result write-back
Zero overhead looping support
.
Powiązane linki
- AEC-Q100 Mikroprocesor DSPIC33CK256MP503-I/M5 dsPIC 16bit 100MHz 36-Pin UQFN
- AEC-Q100 Mikroprocesor DSPIC33CK64MP105-I/M4 dsPIC 16bit 100MHz 48-pinowy UQFN
- AEC-Q100 Mikroprocesor DSPIC33CK256MP505-I/PT dsPIC 16bit 100MHz 48-pinowy TQFP
- AEC-Q100 Mikroprocesor DSPIC33CK256MP508-I/PT dsPIC 16bit 100MHz 80-pinowy TQFP
- AEC-Q100 Mikroprocesor DSPIC33CK256MP506-I/PT dsPIC 16bit 100MHz 64-pinowy TQFP
- AEC-Q100 Mikroprocesor DSPIC33CK256MP502-I/SS dsPIC 16bit 100MHz 28-pinowy SSOP
- Mikroprocesor DSPIC33CK64MP105-I/PT dsPIC 16bit 100MHz 48-pinowy TQFP
- Mikrokontroler Microchip dsPIC33CK UQFN 48-pinowy Montaż powierzchniowy dsPIC 256 kB 16bit CAN:1 100MHz RAM:24 kB
