Microchip AEC-Q100 Mikroprocesor dsPIC33CK64MP105 dsPIC 16 bit RISC 100 MHz 48-pinowy UQFN

Przy zakupie hurtowym dostępna zniżka

Suma częściowa (1 tuba po 61 sztuk/i)*

494,10 zł

(bez VAT)

607,56 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Koszt dostawy zamówienia na kwotę poniżej 300,00 zł (bez VAT) to 15,90 zł.
Tymczasowo niedostępny
  • Dostępne od 13 kwietnia 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
Za Tubę*
61 - 618,10 zł494,10 zł
122 +7,882 zł480,80 zł

*cena orientacyjna

Nr art. RS:
187-9382
Nr części producenta:
DSPIC33CK64MP105-I/M4
Producent:
Microchip
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Microchip

Seria

dsPIC33CK64MP105

Typ produktu

Mikroprocesor

Rdzeń procesora

dsPIC

Szerokość magistrali danych

16bit

Architektura zestawu instrukcji

RISC

Maksymalna częstotliwość zegara

100MHz

Typ montażu

Powierzchnia

Minimalne napięcie zasilania

3V

Typ obudowy

UQFN

Maksymalne napięcie zasilania

3.6V

Liczba styków

48

Minimalna temperatura robocza

-40°C

Maksymalna temperatura robocza

85°C

Szerokość

6 mm

Długość

6mm

Normy/Zatwierdzenia

RoHS

Wysokość

0.55mm

Liczba rdzeni

1

Norma motoryzacyjna

AEC-Q100

4 moduły konfigurowalnej komórki logicznej (CLC) z definiowanymi przez użytkownika obwodami bramki logicznej

Programowalny wybór Styków (PPS) do mapowania funkcji styku peryferyjnego

Wbudowany czujnik temperatury z bezpośrednim połączeniem modułu ADC

Zegar I Zarządzanie Energią

Oscylatory 4 MHz Fast RC (FRC) i 32 kHz Low-Power RC (LPRC)

Programowalne sterowniki PLL z zewnętrznymi źródłami zegara oscylatora i wyjściem zegara referencyjnego (REFO)

Awaryjny monitor zegara (FSCM) z oscylatorem 8 MHz Fast RC (BFRC)

Tryby zarządzania niskim poziomem zasilania — tryb uśpienia, bezczynności i Tryb Uśpienia

Zintegrowany reset zasilania (por) i reset wyjścia (BOR)

Obsługa debugowania do celów projektowych

Obsługa programowania i debugowania w obwodzie i w aplikacjach (ICSP)

Wbudowany bufor śledzenia debugowania i stoper czasu pracy z 3 skomplikowanymi i 5 prostymi punktami przerwania

Zabezpieczenia

Funkcja bezpieczeństwa zegara bezruchu (DMT) jest zablokowana przez płody instrukcji

Zegar Z Zegarkiem (Wdt)

Zabezpieczenia CodeGuard™ DLA PAMIĘCI FLASH programu

Programowalna cykliczna kontrola redundancji (CRC)

Funkcja testowania iniekcji błędów pamięci Flash ECC

Blokada zapisu ICSP™

Powiązane linki