AEC-Q100 Mikroprocesor DSPIC33CK64MP105-I/M4 dsPIC 16bit 100MHz 48-pinowy UQFN

Suma częściowa (1 opakowanie po 5 sztuk/i)*

33,48 zł

(bez VAT)

41,18 zł

(z VAT)

Add to Basket
wybierz lub wpisz ilość
Tymczasowo niedostępny
  • Dostępne od 26 stycznia 2026
Potrzebujesz więcej? Wprowadź ilość, kliknij „Sprawdź daty dostawy” dla szczegółów dostawy.
Produkty
Za jednostkę
Za Opakowanie*
5 +6,696 zł33,48 zł

*cena orientacyjna

Rodzaj opakowania:
Nr art. RS:
188-0280
Nr części producenta:
DSPIC33CK64MP105-I/M4
Producent:
Microchip
Znajdź produkty o zbliżonych parametrach, wybierając jeden lub więcej atrybutów.
Zaznacz wszystkie

Marka

Microchip

Rodzina układów

dsPIC

Szerokość magistrali danych

16bit

Maksymalna częstotliwość

100MHz

Napięcie we/wy

3 → 3.6V

Typ montażu

Montaż powierzchniowy

Typ opakowania

UQFN

Liczba styków

48

Typowe robocze napięcie zasilania

3→ 3,6 V.

Wymiary

6 x 6 x 0.55mm

Minimalna temperatura robocza

-40°C

Norma motoryzacyjna

AEC-Q100

Maksymalna temperatura robocza

+85°C

4 moduły konfigurowalnej komórki logicznej (CLC) z definiowanymi przez użytkownika obwodami bramki logicznej
Programowalny wybór Styków (PPS) do mapowania funkcji styku peryferyjnego
Wbudowany czujnik temperatury z bezpośrednim połączeniem modułu ADC
Zegar I Zarządzanie Energią
Oscylatory 4 MHz Fast RC (FRC) i 32 kHz Low-Power RC (LPRC)
Programowalne sterowniki PLL z zewnętrznymi źródłami zegara oscylatora i wyjściem zegara referencyjnego (REFO)
Awaryjny monitor zegara (FSCM) z oscylatorem 8 MHz Fast RC (BFRC)
Tryby zarządzania niskim poziomem zasilania — tryb uśpienia, bezczynności i Tryb Uśpienia
Zintegrowany reset zasilania (por) i reset wyjścia (BOR)
Obsługa debugowania do celów projektowych
Obsługa programowania i debugowania w obwodzie i w aplikacjach (ICSP)
Wbudowany bufor śledzenia debugowania i stoper czasu pracy z 3 skomplikowanymi i 5 prostymi punktami przerwania
Zabezpieczenia
Funkcja bezpieczeństwa zegara bezruchu (DMT) jest zablokowana przez płody instrukcji
Zegar Z Zegarkiem (Wdt)
Zabezpieczenia CodeGuard™ DLA PAMIĘCI FLASH programu
Programowalna cykliczna kontrola redundancji (CRC)
Funkcja testowania iniekcji błędów pamięci Flash ECC
Blokada zapisu ICSP™

.


Powiązane linki