Półprzewodniki
KATEGORIE
Cena (netto / bez podatku VAT) | Opis | Informacje o produkcie |
FPGA EP2C5T144I8N Cyclone II 144-pinowy, 4608-CLB, TQFP, Altera
|
||
Układ CPLD Altera MAX II TQFP 100 -pinowy komórki makro: 192
|
||
|
Pamięć flash 440800bit 32-pinowy TQFP, Szeregowy Montaż powierzchniowy
|
|
|
FPGA 5AGXBA1D6F27C6N Arria V, 672-Pin, 75000-CLB, 463 kbit, 8000 kbit, 1,07 → 1,13 V, FBGA, Altera
|
|
FPGA EP4CE30F23C8N Cyclone IV E 484-pinowy, 28848-CLB, 594kbit, FBGA, Altera
|
||
FPGA EP4CE10E22I7N Cyclone 144-pinowy, 10320-CLB, 423936, EQFP, Altera
|
||
|
Układ CPLD Altera MAX V TQFP 100 -pinowy komórki makro: 128
|
|
|
FPGA EP4CE6F17C8N Cyclone 256-pinowy, 6272-CLB, 276480, 1,15 → 1,25 V, FBGA, Altera
|
|
|
Układ CPLD Altera MAX V TQFP 100 -pinowy komórki makro: 192
|
|
Układ CPLD Altera MAX V FBGA 324 -pinowy komórki makro: 980
|
||
|
Układ CPLD Altera MAX II MBGA 256 -pinowy komórki makro: 980
|
|
Układ CPLD Altera MAX II MBGA 256 -pinowy komórki makro: 980
|
||
FPGA EP2C5T144C8N Cyclone II 144-pinowy, 4608-CLB, TQFP, Altera
|
||
Układ CPLD Altera MAX V EQFP 64 -pinowy komórki makro: 128
|
||
|
FPGA 5AGXBA7D6F31C6N Arria V, 896-Pin, 242000-CLB, 13660 kbit, 1448 kbit, 1,07 → 1,13 V, FBGA, Altera
|
|
|
Układ programowalnej macierzy bramek (FPGA) 5AGXFB3H4F35I5N Arria V 1152-pinowy, 362000-CLB, 19358kbit, 1,07 →
|
|
|
FPGA 5AGXMA1D6F31C6N Arria V, 896-Pin, 75000-CLB, 463 kbit, 8000 kbit, 1,07 → 1,13 V, FBGA, Altera
|
|
Pamięć konfiguracyjna EPC8QI100N, 100-Pin PQFP
|
||
Układ CPLD Altera MAX V TQFP 100 -pinowy komórki makro: 128
|
||
FPGA 5CEBA2F17C8N Cyclone V 256-pinowy, 25000-CLB, 2002944, FBGA, Altera
|
![Close](https://pl.rs-online.com/siteImages/general/close.gif)
Ostatnio wyszukiwane